En poursuivant votre navigation sur ce site, vous acceptez l'utilisation de cookies pour vous proposer des contenus et services adaptés à vos centres d'intérêts. En savoir plus et gérer ces paramètres. OK X
 
 

 

 

Nouveaux produits

Analog Devices optimise les fonctionnalités de l’interface série JESD204B

Publication: Septembre 2015

Partagez sur
 
Analog Devices, annonce ce jour atténuateur de gigue d’horloge hautes performances conforme à la norme d’interface série JESD204B...
 

Conçu pour connecter des convertisseurs de données à haut débit et des circuits logiques programmables (FPGA) intégrés dans des stations de base. L’interface JESD204B a été spécifiquement développée pour répondre aux besoins des systèmes à haut débit et l’atténuateur de gigue d’horloge HMC7044 à 3,2 GHz contient des fonctions qui prennent en charge et améliorent les performances exceptionnelles de ce standard. L’atténuateur HMC7044 affiche des valeurs de gigue de 50 femtosecondes (fs), ce qui améliore le rapport signal/bruit (SNR) et la dynamique des convertisseurs de données à haut débit. Il dispose de 14 sorties à faible bruit configurables qui apportent une grande flexibilité d’interface avec un large éventail de composants. L’atténuateur HMC7044 embarque également un grand nombre de fonctions de gestion et de distribution d’horloge ce qui permet aux concepteurs de stations de base de concevoir un système d’horloge complet avec un seul composant.

Dans les stations de base, un grand nombre de canaux de conversion série conformes à la norme JESD204B exigent que leurs trames de données soient alignées avec un FPGA. L’atténuateur de gigue d’horloge HMC7044 simplifie la conception des systèmes JESD204B en générant des horloges synchronisées sur la source avec alignement ajustable des trames et échantillons (SYSREF) dans un système de conversion de données. Le composant dispose de deux boucles PLL et d’oscillateurs commandés en tension (VCO) intégrés. La première boucle PLL verrouille un oscillateur d’horloge local faible bruit commandé en tension (VCXO) pour fournir une référence relativement bruyante, alors que la deuxième boucle PLL multiplie le signal du VCXO jusqu’à la fréquence du VCO en ajoutant un bruit exceptionnellement bas.

En ce qui concerne la génération d’horloge conforme JESD204B dans les infrastructures cellulaires, les infrastructures sans fil, la synchronisation des convertisseurs de données, les cartes en bande de base hyperfréquences et autres applications de communications à haut débit, l’architecture de l’atténuateur de gigue d’horloge HMC7044 affiche d’excellentes performances en génération de fréquence avec un faible bruit de phase et gigue intégrée.

Atténuateur de gigue d’horloge HMC7044 — Caractéristiques principales

- Conforme JEDEC JESD204B

- Gigue efficace ultra-faible : 50 fs (12 kHz à

- Valeur plancher de bruit : -162 dBc/Hz à 245,76 MHz

- Faible bruit de phase : <-142 dBc/Hz à 800 kHz à la fréquence de sortie

- Jusqu’à 14 horloges différentielles à partir de PLL2

- L’entrée VCO externe supporte jusqu’à 5 GHz

- Des régulateurs embarqués pour un excellent taux de réjection de l’alimentation (PSRR)

Prix et disponibilité

- Produit : HMC7044

- Disponibilité des échantillons : Immédiate

- Production en série : 4ème trimestre 2015

- Prix unitaire par 1 000 : 12,75 dollars

- Boîtier : LFCSP à 68 broches (10 x 10 mm)

http://www.analog.com/

Suivez Electronique Mag sur le Web

 

Newsletter

Inscrivez-vous a la newsletter d'Electronique Mag pour recevoir, régulièrement, des nouvelles du site par courrier électronique.

Email: