En poursuivant votre navigation sur ce site, vous acceptez l'utilisation de cookies pour vous proposer des contenus et services adaptés à vos centres d'intérêts. En savoir plus et gérer ces paramètres. OK X
 
 

 

 

Actualité des entreprises

Cadence Encounter Digital Implementation System 9.1

Publication: Février 2010

Partagez sur
 
S’attaque à la crise de productivité industrielle des systèmes complexes sur puce électronique (SoCs)...
 

De nouvelles capacités d’exploration, l’analyse intégrée signoff/DFM, de meilleures performances et une capacité accrue conduisent à un gain de productivité et à une mise sur le marché plus rapide des SoCs de plusieurs millions de portes.

Cadence Design Systems, Inc. (NASDAQ : CDNS), leader de l’innovation pour la conception électronique, met sur le marché la version 9.1 de Encounter® Digital Implementation (EDI) System, un environnement intégré complet de conception numérique et de vérification pour le développement des très gros systèmes sur silicium (SoCs). Les fonctionnalités nouvelles et enrichies de EDI System 9.1 répondent à la demande de l’industrie pour une meilleure productivité des concepteurs dans leur développent de circuits très novateurs en termes de basse consommation et de mixité analogique-numérique des signaux, comportant des centaines d’IP et de processeurs mêlés à des dizaines de millions de portes. Tout ceci pour des technologies aussi avancées que les 32 et 28nm.

La demande croissante des consommateurs en produits technologiques plus petits, plus rapides et comportant davantage de fonctions soutient le besoin de concevoir des circuits intégrés de plus en plus complexes, ayant des meilleures performances et consommant moins. Pour être compétitives sur ces marchés, les entreprises de semi-conducteurs se doivent de produire les meilleurs circuits, les plus innovants, plus rapidement que leurs compétiteurs. C’est une combinaison complexe qui pousse les industries du semi-conducteur à travailler sur des objectifs de conception parfois contradictoires pouvant entraîner un accroissement du coût de fabrication ou à être plus audacieuses sur leur choix technologiques ou sur le plan commercial

EDI System 9.1 adresse ces défis d’accroissement de productivité grâce à sa fonction novatrice d’exploration des circuits. La combinaison de la synthèse automatique de floorplan, du modèle unique d’abstraction et du nouveau moteur de placement simultané des macros et des cellules standard, permet aux utilisateurs de rapidement donner vie à l’architecture physique optimale de leur circuit. Tout ce travail est piloté par les capacités d’analyse de qualité signoff entièrement intégrées à EDI.

L’exploration du circuit se traduit par l’examen automatique et simultané de milliers de combinaisons prenant en compte les paramètres du circuit, les options sélectionnées, les différentes architectures pour le floorplan et les différentes approches pour la mise en œuvre physique. Cet examen exhaustif permet aux utilisateurs de profiter de l’exploration de l’ensemble de toutes les possibilités pour aboutir au circuit le meilleur en surface et en performances tout en réduisant de plusieurs semaines voire de plusieurs mois le cycle de conception.

EDI system 9.1 améliore également la productivité du concepteur grâce à l’élargissement de ses capacités natives d’analyses de qualité signoff. En plus de ses fonctions certifiées par les fondeurs en termes d’analyse de puissance, timing, intégrité de signal (SI), EDI System 9.1 ajoute à cette liste l’extraction très précise des résistances et des capacités ainsi que les analyses DFM garantes de la qualité du circuit pour sa fabrication.

http://www.cadence.com

Suivez Electronique Mag sur le Web

 

Newsletter

Inscrivez-vous a la newsletter d'Electronique Mag pour recevoir, régulièrement, des nouvelles du site par courrier électronique.

Email: