En poursuivant votre navigation sur ce site, vous acceptez l'utilisation de cookies pour vous proposer des contenus et services adaptés à vos centres d'intérêts. En savoir plus et gérer ces paramètres. OK X
 
 

 

 

Nouveaux produits

AlteraQuartus II Software v13.0 permet de concevoir des FPGA le plus rapidement au monde

Publication: Juillet 2013

Partagez sur
 
Conçoit les designs les plus performants de l’industrie en moitié moins de temps comparé à la précédente version de Quartus...
 

Altera Corporation a annoncé la sortie de Quartus® II software version 13.0, qui fournit les plus hauts niveaux de performances et de productivité pour les concepteurs pour les FPGA et SoC, Les utilisateurs s’orientant vers les FPGA et SoC en 28nm connaitront une réduction de 25% des temps moyens de compilation. Les designs les plus complexes ciblant les FPGA haut-de-gamme Stratix® 28nm verront les temps de compilation réduits de 50% en moyenne, par comparaison à la précédente version du logiciel.Quartus II software v13.0 permet aux designs visant les FPGA Stratix d’atteindre les Fmax les plus élevées de tous les FPGA de l’industrie, avec un avantage de deux speed grades sur les concurrents les plus proches.

La nouvelle édition apporte également des améliorationsà la suite de développement haut-niveau orientée C, Système / IP et flots de conception par modélisation :

SDK pourOpenCL ouvre le monde aux programmeurs de logiciels sans expérience des FPGA avec des accélérateurs massivement parallèles sur FPGA. Le modèle de programmation parallèle OpenCL propose l’implémentation « code-versmatériel  » la plus rapide. Les programmeurs de logiciels s’orientant vers les FPGA obtiennent des performances plus élevées et des consommations plus faibles comparées aux autres architectures matérielles. Reportez-vous au communiqué de presse de ce jour pour de plus amples informations sur le SDKpourOpenCLet sur le programme carte partenaire privilégiée pour OpenCLAltera récemment annoncé.

L’outil d’intégration système Qsys

fournit un support étendu pour les SoC Cyclone® V à coeurs ARM®. A présent Qsys peut générer les interfaces de bus standards AMBA®, AHB et APB dans la structure du FPGA. En outre ces interfaces sont conforment aux exigences TrustZone® d’ARM, autorisant les clients à partitionner un système complet basé sur FPGA ou SoC entre un monde sécurisé pour les ressources critiques du système et le monde non-sécurisé, pour tout le reste.

L’outil de conception DSP Builder

permet aux architectes systèmes d’implémenter efficacement des algorithmes hautes-performances à virgule fixe et flottante dans leurs designs de DSP. Les nouvelles fonctionnalités comprennent des fonctions math.h avec une précision améliorée et le paramétrage des arrondis, des blocs FFT paramétrables pour les calculs de FFT à virgule fixe et flottante, une aptitude plus efficace au repliement et un partage amélioré des ressources.

Prix et disponibilité

Les éditions payantes et gratuite en ligne deQuartus II software v13.0 sont dès à présent disponibles au téléchargement. Le programme d’inscription d’Altera facilite l’accès au logiciel de conception en regroupant les coûts du produit et de maintenance en un uniquement paiement annuel d’inscription. Les abonnés reçoivent le logiciel Quartus II, le ModelSim®-Altera Starter Edition, et une licence complète pour la suite IP Base Suite, qui comprend les coeurs d’IP les plus populaires d’Altera. L’inscription logiciel annuelle est de 2995$ la licence fixe pour PC et est disponible à l’achat sur l’eStore d’Altera. Le SDK pour OpenCLd’Altera est actuellement disponible en téléchargement distinct sur le site web d’Altera. L’abonnement logiciel annuel au SDK pour OpenCLest de 995$ pour une licence fixe PC.

http://www.altera.com

Suivez Electronique Mag sur le Web

 

Newsletter

Inscrivez-vous a la newsletter d'Electronique Mag pour recevoir, régulièrement, des nouvelles du site par courrier électronique.

Email: